Skriv ut
Kategori: Produkt
LatticeSC är en FPGA, som förutom logik- och minnesblocken också har biffiga I/O-block. Dessutom har kretsarna lånat egenskaper från strukturerade asicar.
- Den är designad för tillämpningar som kräver extrem prestanda, säger Lattices Stan Kopec.

Det kan till exempel handla om olika typer av bakplan med snabba seriebussar som PCI Express, Serial RapidIO, Ethernet, Fibre Channel och Sonet/SDH men också snabba minnesbussar som DDR2 och QDR2.

- En nyckelfunktion är att kretsarna klarar parallell kommunikation upp till 2 Gbit/s vilket är klart mer än konkurrenterna. De klarar också seriell kommunikation upp till 3,4 Gbit/s på 32 kanaler samtidigt, säger Stan Kopec.

En intressant nyhet är att företaget lagt in små block av halvfabrikat (structured asic) i det outnyttjade område som normalt bildas i kanten på kretsen mellan I/O-blocken, FPGA-blocken och minnesblocken.

- De ger en halvering av effektförbrukningen, en dubblering av prestanda trots att de bara tar en tiondel av motsvarande FPGA-implementation.

Lattice har döpt den här funktionen till Maco (Masked Array for Cost Optimization) och säljer den som ett tillval. Det finns upp till 12 block som innehåller motsvarande 50 000 asicgrindar, bland annat för PCI Express, Ethernet och SPI4.2.

Priset för LatticeSC börjar på 49 dollar för volymer på 25 000 exemplar. Den som vill ha Maco-blocken får lägga på 10 dollar. Provkretsar finns, volymproduktionen kommer igång 2007.