Skriv ut
FPGA-familjen Stratix II kommer nu i en version med tillägget GX som har inbyggda sändtagare för snabba seriebussar. Kretsarna klarar en bandbredd från 622 Mbit/s upp till 6,375 Gbit/s.
– Stratix II GX är vår tredje generation FPGA:er med inbyggda sändtagare, säger Bob Blake på Altera.

Lanseringen stöds också av företagets konstruktionsverktyg, Quartus II, som kommit i en ny version, 5.1.

– Seriebussar används på allt fler områden och därmed av personer som inte designat med dem förut, så det är viktigt att göra konstruktionsarbetet enkelt.

Altera har därför tagit fram ett gränssnitt till Matlab som låter konstruktörerna använda beräkningsprogrammet för att ta fram optimala parametrar till sändtagarna.

Sändtagarna ligger längs ena sidan av chipset och är organiserade i grupper om fyra. Varje grupp styrs av samma PLL-block för att minimera tidsförkjutningen (skew) mellan kanalerna.

En jämförelse med konkurrenten Xilinx är givetvis oundviklig.

– Vi har lagt ned mycket arbete på att minimera effektförbrukningen. Bland annat har vi flera mindre PLL-block för att täcka hela bandbredden istället för ett stort, säger Pat Mead på Altera.

– Det gör att vi har runt halva effektförbrukningen [225 mW per kanal] jämfört med Virtex 4.

Jämförelsen gäller sändtagarna som i sin tur förbrukar ungefär lika mycket effekt som den programmerbara logiken. Men Pat Mead erkänner att det är vanskligt att mäta effektförbrukning eftersom den varierar så mycket med tillämpningen.

Stratix II GX finns med mellan två och 20 kanaler. Antalet logikelement är 33 880 för den minsta modellen och 132 540 för den största. Priset för den enklaste modellen börjar på 49 dollar.

Kretsarna kommer i provexemplar under första kvartalet nästa år.